# Solution seance 1et 2

### Exo 1 Q1

- Trois switch de droite pour A B et Cin
- Deux led pour S et Cout

Fichier UCF:

NET A LOC = T10; // switch ) droite sur la NEXYS 3

**NET B LOC = T9**; // switch suivant

NET Cin LOC = V9; // troisième switch

NET S LOC = U16; // LED à droite

NET Scout LOC = V16; // LED suivante

#### Q2

#### Port entrée

A(0:3)

B(0:3)

#### Port sortie

S(0:3)

Cout

Il faut

4 switch pour A, 4 switch pour B

4 led pour S et une pour Cout

Afin de rendre les chose 'lisible' on a intérêt à mettre les 4 A dans I ordre sur 4 switch de droite, puis 4 switch pour B

Idem pour les sortie 4 leds de droite ds l ordre pour S puis Cout

La lecture est directe. Mais c'est un choix libre!!!!!

```
Net A<0> LOC=T10;
Net A<1> LOC=T9;
Net A<2> LOC=V9;
Net A<3> LOC=M8;
Net B<0> LOC=N8;
Net B<1> LOC=U8;
Net B<2> LOC=V8;
Net B<3> LOC=T5;
```

Net Cout LOC=M11; Net S<3> LOC=V15; Net S<2> LOC=U15; Net S<1> LOC=V16; Net S<0> LOC=U16;

# Exo 2 Q1



#### Question 2

- connecter le même switch à deux entrées différentes dans le circuit (ex les 2 entrées d'une porte OU)
  - OUI on duplique le signal
- connecter deux sorties du circuit à une même LED ?
  - NON un seul signal 0 ou 1
- connecter deux LEDs à une même sortie du circuit ?
  - OUI on voit deux fois la même chose

#### Q3

- On doit saisir par tranches de 8 bits
- Apres chaque saisie il faut presser un BTN
- A chaque étape on décale de 8 à gauche la valeur déjà saisie et on 'ajoute' les nouveaux 8 bits
- Il faut utiliser une FSM pour ordonner les traitements
  - 3 etats pour 16 bits
    - Wait ,btn, btn
  - 4 pour 32 bits
    - Wait, btn, btn, btn, btn

# Prepa TP

■ Le plus simple c'est une table de vérité pour chaque segment en fonction de la valeur en entrée sur 4 bits, attention ici actif à l'état 1, il fut inverser toutes les sorties sur la Nexys

|                            | INPUTS           |                  |                  |                  | OUTPUTS               |                  |                  |                  |                  |                  |             |                       |
|----------------------------|------------------|------------------|------------------|------------------|-----------------------|------------------|------------------|------------------|------------------|------------------|-------------|-----------------------|
| BINARY<br>STATE            | <b>A</b> 3       | A2               | <b>A</b> 1       | A0               | а                     | b                | С                | d                | е                | f                | g           | DISPLAY               |
| 0<br>1                     | L                | L                | L<br>L           | L                | HL                    | H<br>H           | H<br>H           | H                | H<br>L           | H<br>L           | L           | Ü<br>1                |
| 2<br>3<br>4<br>5           |                  | L<br>L<br>H      | H<br>H<br>L<br>L | L<br>H<br>L<br>H | H H L H               | H<br>H<br>H<br>L | L<br>H<br>H<br>H | H<br>H<br>L<br>H | H<br>L<br>L      | L<br>H<br>H      | H<br>H<br>H | \$ 3 5 5<br>5         |
| 6<br>7<br>8<br>9<br>10     | L<br>H<br>H      | H<br>L<br>L      | H<br>L<br>L      | HLHL             | H<br>H<br>H<br>H<br>H | L<br>H<br>H<br>H | H<br>H<br>H<br>H | HLLL             | H<br>L<br>H<br>L | H<br>H<br>H      | H H H H     | 5<br>7<br>8<br>9<br>8 |
| 11<br>12<br>13<br>14<br>15 | H<br>H<br>H<br>H | L<br>H<br>H<br>H | H<br>L<br>H<br>H | HLHLH            | L H L H H             | L<br>H<br>L<br>L | H<br>L<br>H<br>L | H<br>H<br>H<br>L | H<br>H<br>H<br>H | H<br>L<br>H<br>H | H H H H     | 8 C 8 E               |

## Suite Q1

- On connecte les 4 switch sur les entrées du circuit obtenu
- On connecte les sorties sur les 7 segments de l'afficheur \$7segs
- Il ne reste plus qu'à choisir le ou les afficheurs en plaçant une valeur sur les 4 bits de sélection aff
- UCF cf Q1 exo 2, rendre les signaux qu'il faut avec les bons noms....

#### Q2

- Peut-on afficher les 8 bits à la fois avec notre afficheur ?
  - NON un seul afficheur à la fois, sinon on affiche la même chose sur les afficheurs sélectionnés
- Sinon combien de phases sont nécessaires ?
  - 2 phases, soir un btn pour passer du premier au deuxième, soit une clock qui le fait automatiquement
- Comment peut on tromper l'oeil du lecteur afin de lui faire voir les deux digits "en même temps"?
  - Il faut une clock assez rapide pour tromper l'œil; 50Hz par exemple. E cinema c'était 24 images/seconde
- Dans ce cas, qu'est ce qui changerait dans le fichier UCF par rapport à la question 1 ?
  - Il faut prendre les 8 switches et une clock, il faudra multiplexer les 2 x 4 entrée sw[0:3) et SW(4:7) en fonction de la clock et en même temps changer le AFF pour changer d'afficheur

# Solution séance 2

```
entity exo1 is
  port (
  a: in bit_vector (4 downto 0);
  s: out bit_vector (2 downto 0));
  end exo1;
  architecture aexo1 of exo1 is
  begin
  with s select
  s <= "101" when "01001",
       "011" when "10010",
       "001" when others;
  end aexo1;
```



## fonctionnement

C'est un mutliplexeur sur sélecteur adr(1:0)

#### Avec with

- ARCHITECTURE Archi1exo4 OF exo4 IS
- BEGIN
- with adr select
- s <= a when "00",</p>
- **b** when "01",
- c when "10",
- d when others;
- END Archilexo4;



#### Avec when

- ARCHITECTURE Archi1exo4 OF exo4 IS
- BEGIN
- s <= a when adr ="00" else
- b when adr ="01" else
- c when adr ="10" else
- **d**;
- END Archilexo4;

Même circuit obtenu par ISE

- Soit comparateur 1 si egal 0 sinon
- Soit un NXOR
- Il manque les biblio



# Exo 3 Q2

= 1 si les 4 entrées sont égales



# Par Isim



- entity add1 is
- Port ( a : in STD\_LOGIC;
- b:in STD\_LOGIC;
- cin:in STD\_LOGIC;
- s:out STD\_LOGIC;
- cout:out STD\_LOGIC);
- end add1;
- architecture Behavioral of add1 is
- begin
- s<= (a xor b) xor cin;</p>
- cout<= (((a xor b) and cin) or (a and b));</p>
- end Behavioral;



#### Add 4 x 1

entity add4x1 is Port (a:in STD\_LOGIC\_VECTOR (3 downto 0); b:in STD\_LOGIC\_VECTOR (3 downto 0); s: out STD\_LOGIC\_VECTOR (3 downto 0); cin: in STD\_LOGIC; cout: out STD\_LOGIC); end add4x1; architecture Behavioral of add4x1 is COMPONENT add1 PORT( a: IN std\_logic; b: IN std\_logic; cin: IN std\_logic; s:OUT std\_logic; cout : OUT std\_logic ); END COMPONENT;

- signal c1, c2, c3: std\_logic;
- begin
- Inst0: add1 PORT MAP(
- $a \Rightarrow a(0), b \Rightarrow b(0), cin \Rightarrow cin, s \Rightarrow s(0), cout \Rightarrow c1);$
- Inst1: add1 PORT MAP(
- $a \Rightarrow a(1),b \Rightarrow b(1),cin \Rightarrow c1,s \Rightarrow s(1),cout \Rightarrow c2);$
- Inst2: add1 PORT MAP(
- $a \Rightarrow a(2), b \Rightarrow b(2), cin \Rightarrow c2, s \Rightarrow s(2), cout \Rightarrow c3);$
- Inst3: add1 PORT MAP(
- $a \Rightarrow a(3),b \Rightarrow b(3),cin \Rightarrow c3,s \Rightarrow s(3),cout \Rightarrow cout);$
- end Behavioral;